ヘッダをスキップ  Global Sites
    お問い合わせ    ニュースリリース    サイトマップ   音声読み上げ・文字拡大 Japan Site
ここからグローバル・ナビゲーション |  ホーム  |  製品・サービス  |  日立について   |グローバル・ナビゲーションここまで


ページタイトル

ニュースリリース



ここから本文
 

このニュースリリース記載の情報(製品価格、製品仕様、サービスの内容、発売日、お問い合わせ先、URL等)は、発表日現在の情報です。予告なしに変更され、検索日と情報が異なる可能性もありますので、あらかじめご了承ください。なお、最新のお問い合わせ先は、お問い合わせ一覧をご覧下さい。

2005年11月1日

待機時リーク電流を約1/100に低減する
低消費電力SRAM回路方式を考案

ダブルゲート構造の新型SOI(Silicon On Insulator)トランジスタに適用

 

  日立製作所中央研究所(所長:福永 泰、以下/日立)は、このたび、低電力性能に優れた、ダブルゲート構造のFD-SOI(Fully Depleted-Silicon On Insulator)*1トランジスタを用いたSRAMの、高性能・低電力化を実現する、メモリセル制御方式を考案しました。新しいSRAMは、メモリセルの書き込み、読出しに応じ、メモリセルの列ごとに基板ゲート(バックゲート)の電位を制御する方式です。新回路の性能をシミュレーションにより検証した結果、従来のバルクトランジスタを用いたSRAMと比較して、動作マージンを改善し書き込み動作が30%高速化するとともに、待機時のリーク電流が1/100に低減する結果が得られました。本技術は、低電力性能が必須となるモバイル情報機器向けのシステムLSIに、高性能なSRAMを搭載することが可能となる基本技術として期待されます。

  モバイル情報機器の心臓部となるシステムLSIには、高速性に加え、モバイル機器の電池寿命に 寄与する低消費電力性が求められます。システムLSIにはオンチップメモリとして多くのSRAMが搭載されているため、SRAMの性能が、システムLSI全体の性能に影響を及ぼしています。近年、SRAMの微細化とともに、回路が動作していない間(待機時)も流れるリーク電流の増大や素子の性能ばらつきが生じ、高速性と低消費電力性の両立が困難となってきました。特に、素子の性能ばらつきの増加による動作マージンの減少は、メモリセルの安定動作を阻害し、SRAMを構成する上で大きな問題となっています。プロセスノード90nm世代では、様々な回路技術を取り入れることでこれらの問題に対応してきました。しかし、65nm世代以降になると、回路対策だけでは不十分となることが指摘されており、デバイス構造を含めた、新しい技術の開発が求められます。

  このような背景のもと、日立では、高速性と低電力性に優れた新構造のSRAMセルとして、これまでダブルゲート構造のFD-SOIトランジスタを用いたSRAMセル*2を考案し、シミュレーションでリーク電流の低減と動作の高速化が可能であること確認してきました。今回、この新型メモリセルを用いたSRAMにおいて、さらなる高性能化と低電力化を実現する、メモリセル制御方式を考案しました。
  新たに開発したメモリセル制御方式は、メモリセル動作の種類(書き込み、読出し)に応じ、メモリセルの列ごとに、基板(バック)ゲートの電位を制御する“バックゲート電位制御方式”です。本方式の特徴は以下の通りです。

 

1. 動作マージンの向上

  SRAM回路では、メモリセルへの書き込みと読み出しという異なった動作が実行されますが、それぞれ動作原理が異なるため、必要な動作マージンも異なります。今回、動作の種類に応じ、メモリセルの列ごとに、バックゲート電位を制御することで、各動作に必要な動作マージンを増大させることが可能となりました。

 

2. 待機時リーク電流の低減

  SRAM回路では、SRAMにアクセスがない待機時にも、データを保持するために電源を印加しておく必要があり、動作していないトランジスタを流れるリーク電流によって消費電力が増加するという問題がありました。今回、バックゲート電位を制御することで、リーク電流の低減が可能となりました。

  今回、FD-SOIデバイスの実測結果を用いて、考案したSRAM回路についてシミュレーションによる評価を行ったところ、従来のバルクトランジスタを用いたSRAMと比較して、待機時リーク電流を約1/100に、動作マージンの向上により動作速度を30%向上できることを確認しました。
  本技術は、低電力性能が必須となるモバイル情報機器向けのシステムLSIに、高性能なSRAMを搭載することを可能とする基本技術として期待されます。

  なお、本成果は、2005年11月1日から台湾地域で開催される「2005 Asian Solid-State Circuits Conference」にて発表する予定です。

 

用語

 
 
*1 FD-SOI:Fully Depleted Silicon on Insulator(完全空乏型SOI)。通常使われている半導体はシリコン基板上にトランジスタを形成するが、SOIはシリコン基板上に絶縁膜を形成しその上にトランジスタを形成する。絶縁物に囲まれてトランジスタを形成するため理想的な状態にトランジスタを製造することができる。
*2 他のSOIデバイスに比べ、デバイス製造時のばらつきが低く、リーク電流の少ないFD-SOIを用いました。さらに、通常のトランジスタはゲート電極1つで電流制御を行いますが、2つのゲート電極を有する"ダブルゲート型トランジスタ構造"を採用し、電流の制御性を高めました。
 
 

お問い合わせ先

株式会社 日立製作所 中央研究所 企画室 [担当:内田、木下]
〒185-8601 東京都国分寺市東恋ヶ窪一丁目280番地
TEL : 042-327-7777 (ダイヤルイン)

 
 

以上

 
アドビ・リーダーのダウンロード PDF形式のファイルをご覧になるには、Adobe Systems Incorporated(アドビシステムズ社)のAdobe(R) Reader(R)が必要です。
 
本文ここまで


日立トップページへ

検索 by Google

 > 詳細な検索
ここからローカル・ナビゲーション
ニュースリリース総合

経営

決算

コメント

人事

研究開発

電子デバイス

情報通信

電力・産業システム

計測器・半導体製造装置

デジタルメディア

白物家電

新規事業ほか
ローカル・ナビゲーションここまで




ページトップへ

 
ここからフッタ  | サイトの利用条件 | 個人情報保護に関して | 更新履歴 | フッタここまで

© Hitachi, Ltd. 1994, 2005. All rights reserved.